アカウント名:
パスワード:
DropBoxにて回路図が公開されていますhttps://www.dropbox.com/sh/4eqjh90m9ojhrcq/AACJzkPFUvr673qgK8bxPnjta?dl=0 [dropbox.com]
ところでQ1とQ3で,なんで2個FETが必要なんでしょうか?一個で良い気がするのですが,理由がわかる方いたら教えてください.
PCIeは設計したことがないのですが,例えばQ3を取っ払って,Q1のDをGP2に直結でも,動く気がします.
OpenDrainのnonInvertBuff代わりにFET使ってるだけかと。FET(OD-buff)を入れているのはPCIeのRESET#をSW1(PushSW)とwired OR取るため。PCIe側のRESET#とSW1をICでOR取ってもいいけどDIP品だと部品探すだけで面倒なので、簡単に出来るFETで代用している。
設計者の意図的にはQ3とSW1がパラレルのスイッチで、R2&Q1がインバータの替わりのように見えます。
より多くのコメントがこの議論にあるかもしれませんが、JavaScriptが有効ではない環境を使用している場合、クラシックなコメントシステム(D1)に設定を変更する必要があります。
アレゲは一日にしてならず -- アレゲ見習い
回路図 (スコア:2)
DropBoxにて回路図が公開されています
https://www.dropbox.com/sh/4eqjh90m9ojhrcq/AACJzkPFUvr673qgK8bxPnjta?dl=0 [dropbox.com]
ところでQ1とQ3で,なんで2個FETが必要なんでしょうか?
一個で良い気がするのですが,理由がわかる方いたら教えてください.
PCIeは設計したことがないのですが,例えばQ3を取っ払って,Q1のDをGP2に直結でも,動く気がします.
Re: (スコア:3, すばらしい洞察)
OpenDrainのnonInvertBuff代わりにFET使ってるだけかと。
FET(OD-buff)を入れているのはPCIeのRESET#をSW1(PushSW)とwired OR取るため。
PCIe側のRESET#とSW1をICでOR取ってもいいけどDIP品だと部品探すだけで面倒なので、
簡単に出来るFETで代用している。
Re:回路図 (スコア:0)
設計者の意図的にはQ3とSW1がパラレルのスイッチで、R2&Q1がインバータの替わりのように見えます。